Ficha personal - José Ignacio Villar de Ossorno


José Ignacio Villar de Ossorno
Telefono: 954559962
Email: Solicitar correo

Grupo de Investigación: Investigación y Desarrollo Digital
Departamento/Unidad: Tecnología Electrónica
Situación profesional: Asistente Honorario

Participa en los siguientes proyectos/ayudas en la US:

  • Proyecto de investigación:
    • Optimización de Sistemas Empotrados de Altas Prestaciones (TEC2011-27936 - Investigador)
    • HIPER: Técnicas de altas prestaciones para la verificación y diseño de circuitos digitales CMOS VLSI (TEC2007-61802 - Investigador)

  • Contrato con empresas (Arts. 68/83 LOU):
    • Diseño, Implementación y Administración del portal Web del XIV CAPAFD. (P095-13/E03 - Investigador)
    • Diseño, Implementación y Administración del portal Web de XIIICAPAFD (P016-11/E03 - Investigador)

  • Ayuda a la investigación:
    • Incentivo al Grupo de Investigación TIC-204 (2017/TIC-204 - Investigador)
    • Incentivo al Grupo de Investigación TIC-204 (2011/TIC-204 - Investigador)
    • Incentivo al Grupo de Investigación TIC-204 (2010/TIC-204 - Investigador)
    • Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2009/TIC-204 - Investigador)
    • HAVOC (Hardware Vorbis CODEC): desarrollo e implementación hardware de sistemas de codificación/descodificación de audio digital en tiempo real basada en el formato abierto vorbis para aplicaciones de electrónica de consumo (OTRI/08-FCIE41 - Investigador)
    • HardTIME: diseño de hardware de clientes y servidores de hora para aplicaciones de sincronismo de alta precisión (OTRI/08-FCIE45 - Investigador)
    • Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2008/TIC-204 - Investigador)

Cobertura de la base de datos de proyectos, véase aqui


Publicaciones:

Publicaciones en Revistas
Viejo Cortés, Julián, Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, et. al.:
Long-term on-chip verification of systems with logical events scattered in time. En: Microprocessors and Microsystems. 2012. Vol. 36. Núm. 5. Pag. 402-408. http://dx.doi.org/10.1016/j.micpro.2012.02.005

Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus:
Efficient Techniques and Methodologies for Embedded System Design Using Free Hardware and Open Standards. En: International Conference on Field-programmable Logic and Applications. 2009. Pag. 719-720

Aportaciones a Congresos
Villar de Ossorno, José Ignacio, Juan, Jorge, Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián:
evercodeML: a formal language for SoC integration. Comunicación en congreso. The 2015 Electronic System Level Synthesis Conference. San Francisco, CA, USA. 2015

Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián:
XML-based Description Language for Heterogeneous and Highly-configurable IP-core Integration. Ponencia en Congreso. Iberchip Workshop. Cusco (Peru). 2013

Ruiz Páez, Jonathan, Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Viejo Cortés, Julián, et. al.:
Diseño e implementación de un controlador domótico reconfigurable basado en hardware y software libre. Ponencia en Congreso. XII Jornadas de Computación Reconfigurable y Aplicaciones. 2012

Quirós Carmona, Juan, Viejo Cortés, Julián, Millan Calderon, Alejandro, Muñoz Rivera, Alejandro, Villar de Ossorno, José Ignacio, et. al.:
Implementation of a Configuration Server for a Hardware Sntp Synchronization Platform Based on FPGA. Comunicación en congreso. 7th Southern Conference on Programmable Logic. Córdoba, Argentina. 2011. Proc. 7th Southern Conference on Programmable Logic (Spl). 239. 244

Jiménez Fernández, Ángel Francisco, Domínguez Morales, Manuel Jesús, Cerezuela Escudero, Elena, Paz Vicente, Rafael, Villar de Ossorno, José Ignacio, et. al.:
Práctica de Desarrollo de Interfaces Hardware/Software para el Manejo de Redes de Sensores Inalámbricos. Ponencia en Jornada. Jornadas de la Enseñanza Universitaria de la Informática XVI. 2011. Actas de las XVII Jornadas de la Enseñanza de la Informática. 27. 33

Jiménez Fernández, Ángel Francisco, Paz Vicente, Rafael, Domínguez Morales, Manuel Jesús, Cerezuela Escudero, Elena, Rodriguez Jodar, Miguel Angel, et. al.:
Sistema de CO-Diseño Hardware/Software Basado en FPGA para la Captura de Video Analógico a Través del Bus Serie Usb. Demostración en Jornada. Jornadas de la Enseñanza Universitaria de la Informática XVI. 2011. Actas de las XVII Jornadas de la Enseñanza de la Informática. 463. 469

Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, Guerrero Martos, David, et. al.:
Python as a Hardware Description Language: A Case Study. Ponencia en Congreso. 7th Southern Conference on Programmable Logic (SPL). 2011

Quirós Carmona, Juan, Viejo Cortés, Julián, Muñoz Rivera, Alejandro, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, et. al.:
Implementación Sobre FPGA de un Cliente Sntp Usando Microblaze. Comunicación en congreso. IBERCHIP Workshop. Iguazu Falls (Brazil). 2010. Proc. 16th IBERCHIP Workshop (Iws). 1. 6

Viejo Cortés, Julián, Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, et. al.:
Verificación on-Chip de Larga Duración de Sistemas con Eventos Lógicos Dispersos en el Tiempo. Ponencia en Congreso. XI Jornadas de Computación Reconfigurable y Aplicaciones. Tenerife. 2010. X Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2010). 269. 276

Viejo Cortés, Julián, Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, et. al.:
Long-Term on-Chip Verification of Systems With Logical Events Scattered in Time. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Lanzarote (Spain). 2010. Proceedings of the XXV Conference on Design of Circuits and Integrated Systems. 323. 326

Viejo Cortés, Julián, Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, et. al.:
Design and Implementation of a Suitable Core for on-Chip Long-Term Verification. Comunicación en congreso. IEEE Symposium on Industrial Embedded Systems. Trento (Italy). 2010. Proceedings of the Fifth IEEE International Symposium on Industrial Embedded Systems. 234. 237

Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus:
Efficient Techniques and Methodologies for Embedded System Design Using Free Hardware and Open Standards. Poster en Congreso. International Conference on Field Programmable Logic and Applications. Praga, República Checa. 2009

Viejo Cortés, Julián, Juan Chico, Jorge, Ostua Aranguena, Enrique, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Implementación Sobre FPGA de un Cliente Sntp de Bajo Coste y Alta Precisión. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 359. 366

Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Usando Python Como HDL: Estudio Comparativo de Resultados Basado en el Desarrollo de un Periférico Real. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 33. 42

Viejo Cortés, Julián, Juan Chico, Jorge, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Accurate and Compact Implementation of a Hardware Sntp Client. Comunicación en congreso. Workshop IBERCHIP. Buenos Aires, Argentina. 2009. Actas XV Workshop IBERCHIP. 504. 509

Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Guerrero Martos, David, Juan Chico, Jorge, et. al.:
Metodología de Diseño SOC con Openrisc Sobre FPGA. Comunicación en congreso. International Conference on Telecommunications, Electronics and Control. Santiago de Cuba (Cuba). 2008. Proceedings 5th International Conference on Telecommunications, Electronics and Control (Telec). 1. 8

Muñoz Rivera, Alejandro, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Villar de Ossorno, José Ignacio, et. al.:
Ampliación de Periféricos para Aplicaciones Embebidas Basadas en Hardware y Software Libre. Ponencia en Congreso. International Conference on Telecommunications, Electronics and Control. Santiago de Cuba (Cuba). 2008. Proceedings 5th International Conference on Telecommunications, Electronics and Control (Telec). 1. 8

Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Guerrero Martos, David, Juan Chico, Jorge, et. al.:
Metodología de Diseño de SOC Basada en Openrisc Sobre FPGA con Cores y Herramientas Libres. Poster en Congreso. VIII Jornadas de Computación Reconfigurable y Aplicaciones . 2008. Actas de las VIII Jornadas de Computación Reconfigurable y Aplicaciones. 247. 256

Guerrero Martos, David, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Análisis del Comportamiento de la Videoconsola Atari 2600 Como Sistema Digital Real Basado en Microprocesador en el Laboratorio de Electrónica. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -

Patentes:


Guerrero Martos, David, Viejo Cortés, Julián, Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, et. al.:
Circuito electrónico digital para el cálculo de senos y cosenos de múltiplos de un ángulo. Derechos conexos. Solicitud: 2016-10-10

Vicerrectorado de Investigación. Universidad de Sevilla. Pabellón de Brasil. Paseo de las Delicias s/n. Sevilla