Número de contratos convocados: 1.
Convocatoria: Convocatoria Temporales (PRTR) Abril 2025.
Perfil solicitado: Investigador.
La actividad del presente contrato se desarrollará en el marco de una línea de investigación «Tecnología Electrónica», conforme a lo establecido en la convocatoria del proceso selectivo.
Dicha línea está asociada al proyecto/ayuda/programa de I+D+i «USECHIP - Cátedra en Microelectrónica de la Universidad de Sevilla» con referencia TSI-069100-2023-0001. Las actividades objeto del contrato son las relativas a la línea de investigación anteriormente citada y son las siguientes:
Automatización de tests para sistemas embebidos complejos. Colaboración en el diseño microelectrónico de sensores para medida de flujo.
- Diseño microelectrónico de señal mixta para procesamiento de señal en sistemas embebidos
- Diseño microelectrónico de señal mixta para IAonEdge en sistemas embebidos y su aplicación a medidores de flujo.
Dicho proyecto/ayuda/programa financiará el contrato por un período previsto desde 01/07/2025 hasta el 31/12/2025 (fecha fin del proyecto/ayuda/programa). El coste financiado del contrato, importe bruto más el importe de las cuotas patronales por el periodo previsto de financiación, incluido el coste de la eventual indemnización por extinción de la financiación de la línea de investigación, será de 15.805,20 euros.
La dedicación será de 37,5 horas semanales que se distribuirán conforme a la siguiente jornada laboral: Lunes a viernes de 8:00 a 14:00 y lunes y martes de 15:00 a 18:45.
Retribuciones.
El sueldo bruto mensual que percibirá el contratado ascenderá a 1.929,00 euros. En dicha retribución se encuentra incluido el prorrateo o parte proporcional de las pagas extras y cuotas a la seguridad social.
Si durante la vigencia del contrato se produjera cualquier cambio normativo que supusiera un incremento en su coste, este incremento deberá ser sufragado con cargo al proyecto o subvención del que se deriva el contrato o dará lugar, en su caso, a una reducción proporcional en su duración para asumirlo.
Orgánica(s) del proyecto: 1805013518.
Investigador responsable: Antonio José Acosta Jiménez
Requisitos específicos:
Titulación oficial requerida:
Ingeniero Industrial o Ingeniero de Telecomunicación o Grado en Ingeniería de las tecnologías de Telecomunicación o Grado en Ingeniería de las tecnologías Industriales o Grado en Ingeniería electrónica, robótica y mecatrónica o Máster Universitario en Ingeniería Industrial (Plan 2024) o Máster Universitario en Ingeniería Industrial (Plan 2014) o Master Universitario en ingeniería de Telecomunicación o Máster Universitario en Ingeniería en Electrónica, Robótica y Automática.
Otros requisitos, «Formación y Experiencia»:
Se valorará: Experiencia en diseño digital con VHDL en FPGAs y circuitos integrados. Experiencia de diseño microelectrónico con CADENCE.
Comisión de Selección:
Destino:
ETSI - Depto. Ingeniería Electrónica.
Categoría laboral:
Titulado Superior.