Logotipo de Universidad de Sevilla
VICERRECTORADO DE INVESTIGACIÓN
Logotipo Andalucía Tech
Letras Universidad de Sevilla

Ficha personal - Paulino Ruiz de Clavijo Vázquez


Paulino Ruiz de Clavijo Vázquez
Telefono: 95.455.43.25
Email: Solicitar correo
Perfil en ORCID: 0000-0002-4360-0116
Perfil en ResearcherID: M-1594-2014
Perfil en Scopus: 6506617318

Grupo de Investigación: Investigación y Desarrollo Digital
Departamento/Unidad: Tecnología Electrónica
Situación profesional: Profesor Contratado Doctor

Responsable de los siguientes proyectos/ayudas en la US:

  • Proyectos:
    • Sistemas de Inicio Avanzados y Sincronización Temporal de Alta Precisión para Iot (TIN2017-89951-P)
    • Transfer CODIAC: Sistema de Control Distribuido para Dispositivos de Acceso a Instalaciones (P040-09/E11)

  • Contratos Arts. 68/83 LOU:
    • WPSEC: Gestión de la Seguridad en Sitios Web Basados en Wordpress (P024-15/E01)

Participa en los siguientes proyectos/ayudas en la US:

  • Proyectos:
    • Red IntelIgeNte de fácil desplieGue para la vida independiente de nuestros mayores (RIING) (IPT-2012-0645-300000 - Investigador)
    • Optimización de Sistemas Empotrados de Altas Prestaciones (TEC2011-27936 - Investigador)
    • SEPIC, Sistemas empotrados para infraestructuras críticas (TSI-020100-2008-258 - Investigador)
    • HIPER: Técnicas de altas prestaciones para la verificación y diseño de circuitos digitales CMOS VLSI (TEC2007-61802 - Investigador)
    • Sistemas Empotrados Abiertos de Unidades Terminales para Sistemas de Control Industrial (EXC/2005/TIC-1023 - Otro Investigador)
    • Diseño de sistemas digitales micro-nanoelectrónicos de altas prestaciones (EXC/2005/TIC-635 - Otro Investigador)

  • Contratos Arts. 68/83 LOU:
    • Consultoría Tecnológica para un sistema de registro de higiene sanitaria en el Cloud (HyPlanner). (P121-16/E01 - Investigador)

  • Ayudas:
    • Incentivo al Grupo de Investigación TIC-204 (2017/TIC-204 - Investigador)
    • Incentivo al Grupo de Investigación TIC-204 (2011/TIC-204 - Investigador)
    • Incentivo al Grupo de Investigación TIC-204 (2010/TIC-204 - Investigador)
    • Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2009/TIC-204 - Investigador)
    • HAVOC (Hardware Vorbis CODEC): desarrollo e implementación hardware de sistemas de codificación/descodificación de audio digital en tiempo real basada en el formato abierto vorbis para aplicaciones de electrónica de consumo (OTRI/08-FCIE41 - Investigador)
    • HardTIME: diseño de hardware de clientes y servidores de hora para aplicaciones de sincronismo de alta precisión (OTRI/08-FCIE45 - Investigador)
    • Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2008/TIC-204 - Investigador)
    • Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2007/TIC-204 - Investigador)

Cobertura de la base de datos de proyectos, véase aqui


Publicaciones:

Libros
Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Baena Oliva, Maria Carmen, Guerrero Martos, David, Millan Calderon, Alejandro, et. al.:
Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9

Capítulos en Libros
Ostua Aranguena, Enrique, Muñoz Rivera, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, et. al.:
Open Development Platform for Embedded Systems. Pag. 311-324. En: Grid Computing - Technology and Applications, Widespread Coverage and New Horizons. Intech. 2012. ISBN 978-953-51-0604-3

Baena Oliva, Maria Carmen, Bellido Diaz, Manuel Jesus, Ropero, Jorge, Ruiz de Clavijo Vazquez, Paulino, Sánchez Antón, Gemma, et. al.:
Aplicación de Técnicas de Evaluación Continua en Grupos Numerosos de Alumnos. Pag. 351-365. En: Experiencia de Innovacion Universitaria (I) Curso 2006-2007. Instituto de Ciencias de la Educacion de la Universidad de Sevilla. 2009. ISBN 978-84-86849-70-2

Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino:
DDM Simulations Results. Pag. 203-226. En: Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9

Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino:
Logic Level Simulator Design and Implementation. Pag. 181-202. En: Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9

Castel Genís, José María, Díez de la Cortina,Juan I., Mena Guerrero, Yolanda, Ruiz de Clavijo Vazquez, Paulino, González Redondo, Pedro, et. al.:
Elaboración de un Programa de Gestión Técnico-Económica de Explotaciones de Ganado Caprino Semi-Extensivo. Pag. 729-739. En: Proyectos de Innovación Docente de Lasl Unviersidades Andaluzas. Cordoba. UCUA (Unidad para la Calidad de las Universidades Andaluzas). 2004. ISBN 84-606-3742-7

Fernández Cabanás, Víctor Manuel, Caravaca Rodríguez, Francisco Pascual, Castel Genís, José María, Delgado Pertíñez, Manuel, Alcalde Aldea, María Jesús, et. al.:
Desarrollo de una Aplicación en Internet para la Autoevaluación de Alumnos del Área de Producción Animal. Vol. 4. Pag. 213-218. En: Innovaciones Docentes en la Universidad de Sevilla.. Santander (ESPAÑA). Instituto de Ciencias de la Educacion de la Universidad de Sevilla. 2003. ISBN 84-86849-29-2

Publicaciones en Revistas
Ruiz de Clavijo Vazquez, Paulino, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan, J., Viejo Cortés, Julián, et. al.:
Minimalistic SDHC-SPI hardware reader module for boot loader applications. En: Microelectronics Journal. 2017. Vol. 67. Pag. 32-37. 10.1016/j.mejo.2017.07.007

Ruiz de Clavijo Vazquez, Paulino, Ostua Aranguena, Enrique, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, et. al.:
NanoFS: a hardware-oriented file system. En: Electronics Letters. 2013. Vol. 49. Núm. 19. Pag. 1216-1218. 10.1049/El.2013.1961

Viejo Cortés, Julián, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino:
Fast-Convergence Microsecond-Accurate Clock Discipline Algorithm for Hardware Implementation. En: IEEE Transactions on Instrumentation and Measurement. 2011. Vol. 60. Núm. 12. Pag. 3961-3963. 10.1109/Tim.2011.2164828

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Studying the Viability of Static Complementary Metal-Oxide-Semiconductor Gates with a Large Number of Inputs When Using Separate Transistor Wells. En: Journal of low power electronics. 2011. Vol. 7. Núm. 3. Pag. 444-452. 10.1166/jolpe.2011.1145

Ruiz de Clavijo Vazquez, Paulino, Viejo Cortés, Julián:
Studying the Viability of Static CMOS Gates With a Large Number of Inputs When Using Separate Transistor Wells. En: Journal of low power electronics. 2011. Vol. 7. Núm. 3. Pag. 444-452

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Comprehensive Analysis on the Internal Power Dissipation of Static CMOS Cells in Ultra-Deep Sub-Micron Technologies. En: Journal of low power electronics. 2010. Vol. 6. Núm. 1. Pag. 93-102

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Power Dissipation Associated to Internal Effect Transitions in Static CMOS Gates. En: Lecture Notes in Computer Science. 2009. Vol. 5349. Pag. 389-398

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Improving the Performance of Static CMOS Gates by Using Independent Bodies. En: Journal of low power electronics. 2007. Vol. 3. Núm. 1. Pag. 70-77

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Static Power Consumption of CMOS Gates Using Independent Bodies. En: Lecture Notes in Computer Science. 2007. Vol. 4644/2007. Pag. 404-412

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Automated Performance Evaluation of Skew-Tolerant Clocking Schemes. En: International Journal of Electronics. 2006. Vol. 93. Núm. 12. Pag. 819-842

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David, et. al.:
Accurate Logic-Level Current Estimation for Digital CMOS Circuits. En: Journal of low power electronics. 2006. Vol. 2. Núm. 1. Pag. 87-94

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David, et. al.:
Meeting-Abstract: Logic-Level Fast Current Simulation for Digital CMOS Circuits. En: Lecture Notes in Computer Science. 2005. Vol. 3728. Pag. 425-435

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Application of Internode Model to Global Power Consumption Estimation in Scmos Gates. En: Lecture Notes in Computer Science. 2005. Vol. 3728. Pag. 337-347

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Signal Sampling Based Transition Modeling for Digital Gates Characterization. En: Lecture Notes in Computer Science. 2004. Vol. 3254. Pag. 829-837

Fortet Roura, Pedro, Bellido Diaz, Manuel Jesus, Yufera Garcia, Alberto, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Aprendizaje Interdisciplinar de la Electrónica y la Comunicaciones. En: Revista de Enseñanza Universitaria. 2003. Núm. 22. Pag. 19-31

Guerrero Martos, David, Wilke, G., Güntzel, J. L., Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, et. al.:
Computational Delay Models to Estimate the Delay of Floating Cubes in CMOS Circuits. En: Lecture Notes in Computer Science. 2003. Vol. 2799. Pag. 501-510

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David:
Characterization of Normal Propagation Delay for Delay Degradation Model (DDM). En: Lecture Notes in Computer Science. 2002. Vol. 2451. Pag. 477-486

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David:
Efficient and Fast Current Curve Estimation of CMOS Digital Circuits At the Logic Level. En: Lecture Notes in Computer Science. 2002. Vol. 2451. Pag. 400-408. 10.1007/3-540-45716-X_40

Baena Oliva, Maria Carmen, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Jimenez Fernandez, Carlos Jesus, et. al.:
Measurement of the Switching Activity of CMOS Digital Circuits At the Gate Level. En: Lecture Notes in Computer Science. 2002. Vol. 2451. Pag. 353-362. 10.1007/3-540-45716-X_35

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Baena Oliva, Maria Carmen, Jimenez Fernandez, Carlos Jesus, et. al.:
Switching Activity Evaluation of CMOS Digital Circuits Using Logic Timing Simulation. En: Electronics Letters. 2001. Vol. 37. Núm. 9. Pag. 555-557

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Acosta Jimenez, Antonio Jose, Ruiz de Clavijo Vazquez, Paulino, Valencia Barrero, Manuel:
Degradation Delay Model Extension to CMOS Gates. En: Lecture Notes in Computer Science. 2000. Vol. 1918. Pag. 149-158

Ruiz de Clavijo Vazquez, Paulino:
Interview: Our proposal is a hardware-friendly file system suitable for embedded systems. En: Electronics Letters. Vol. 49. Núm. 19. Pag. 1192-1192. 10.1049/El.2013.2865

Aportaciones a Congresos
Carrasco, Alejandro, Ropero, Jorge, Ruiz de Clavijo Vazquez, Paulino, Benjumea Mondéjar, Jaime, Luque Sendra, Amalia:
A Proposal for a New Way of Classifying Network Security Metrics: Study of the Information Collected through a Honeypot. Ponencia en Congreso. 2018 IEEE International Conference on Software Quality, Reliability and Security Companion. Lisboa, Portugal. 2018

Ruiz de Clavijo Vazquez, Paulino, J. Juan, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, et. al.:
Metodología PBL en modo colaborativo aplicada al diseño de un SoC. Comunicación en congreso. XII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica. Sevilla, España. 2014

Quirós Carmona, Juan, Ruiz de Clavijo Vazquez, Paulino, Carrasco, Alejandro, Viejo Cortés, Julián, Millan Calderon, Alejandro:
Application of virtualization technology to the study of quality of service techniques. Ponencia en Congreso. Tecnologias Aplicadas a la Ensenanza de la Electronica. ACXT/IDOM Bilbao. 2014

Ruiz Páez, Jonathan, Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Viejo Cortés, Julián, et. al.:
Diseño e implementación de un controlador domótico reconfigurable basado en hardware y software libre. Ponencia en Congreso. XII Jornadas de Computación Reconfigurable y Aplicaciones. 2012

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Delay and Power Consumption of Static Bulk-CMOS Gates Using Independent Bodies. Comunicación en congreso. Dtis. Cairo, Egipto. 2009. Actas Dtis 2009. 191. 196

Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, Juan Chico, Jorge, et. al.:
DSP Peripheral on FPGA for Electrical Networks Measurements. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Zaragoza. 2009. XXI Conference on Design of Circuits and Integrated Systems. 33. 33

Viejo Cortés, Julián, Juan Chico, Jorge, Ostua Aranguena, Enrique, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Implementación Sobre FPGA de un Cliente Sntp de Bajo Coste y Alta Precisión. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 359. 366

Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Usando Python Como HDL: Estudio Comparativo de Resultados Basado en el Desarrollo de un Periférico Real. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 33. 42

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Performance Analysis of Bulk-CMOS Gates Using Separated Wells. Comunicación en congreso. Workshop IBERCHIP. Buenos Aires, Argentina. 2009. Actas XV Workshop IBERCHIP. 54. 59

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Internal Power Dissipation of Static CMOS Gates in Udsm Technologies. Poster en Congreso. Cool Chips. Yokohama. 2008. Cool Chips XI Proceedings. 127. 127

Viejo Cortés, Julián, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Implementation of a Fft/Ifft Module on FPGA: Comparison of Methodologies. Comunicación en congreso. Southern Conference on Programmable Logic. Bariloche, Argentina. 2008. IV Southern Conference on Programmable Logic. Spl 2008. 7. 11

Muñoz Rivera, Alejandro, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Viejo Cortés, Julián, Ostua Aranguena, Enrique, et. al.:
Desarrollo de una Interfaz Rs-232 para el Manejo de un Coche de Radiocontrol desde el PC. Demostración en Congreso. Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2008. Congreso de Tecnología Aplicada a la Enseñanza de la Electrónica Taee08. 119. 119

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Delay and Power Consumption of Static Bulk-CMOS Gates Using Independent Bodies. Comunicación en congreso. Faible Tension Faible Consommation. Louvain-la-Neuve, Bélgica. 2008. Faible Tension Faible Consommation. 105. 110

Viejo Cortés, Julián, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Millan Calderon, Alejandro, et. al.:
Design and Implementation of a Sntp Client on FPGA. Comunicación en congreso. International Symposium on Industrial Electronics. Cambridge, Reino Unido. 2008. Isie 2008. International Symposium on Industrial Electronics. 1971. 1975

Muñoz Rivera, Alejandro, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Villar de Ossorno, José Ignacio, et. al.:
Ampliación de Periféricos para Aplicaciones Embebidas Basadas en Hardware y Software Libre. Ponencia en Congreso. International Conference on Telecommunications, Electronics and Control. Santiago de Cuba (Cuba). 2008. Proceedings 5th International Conference on Telecommunications, Electronics and Control (Telec). 1. 8

Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Muñoz Rivera, Alejandro, et. al.:
Aplicación de Picoblaze al Diseño de Sistemas de Control Industrial. Comunicación en congreso. International Conference on Telecommunications, Electronics and Control. Santiago de Cuba (Cuba). 2008. Proceedings 5th International Conference on Telecommunications, Electronics and Control (Telec). 37. 37

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Millan Calderon, Alejandro, et. al.:
Síntesis Lógica Automatizada para Esquemas de Temporización de Latches Alternantes. Comunicación en congreso. Workshop IBERCHIP. Lima, Perú. 2007. XIII Workshop IBERCHIP ( Año: 2007, Difusión: Internacional ). 349. 350

Viejo Cortés, Julián, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Design of a Fft/Ifft Module As an IP Core Suitable for Embedded Systems. Poster en Congreso. IEEE Symposium on Industrial Embedded Systems. Costa da Caparica, Lisbon, Portugal. 2007. Proceedings of Second IEEE Symposium on Industrial Embedded Systems. 337. 340

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Automatic Logic Synthesis for Parallel Alternating Latches Clocking Schemes. Poster en Congreso. VLSI Circuits and Systems Conference SPIE 2007. Maspalomas, España. 2007. VLSI Circuits and Systems Conference SPIE 2007. -. -

Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
The Effect of Using Separated Bodies Over Static Power Consumption in Static Bulk-CMOS Gatest. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. 2007. Proceedings of the XXII Conference on Design of Circuits and Integrated Systems. 181. 185

Viejo Cortés, Julián, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Evaluación de Metodologías para la Implementación de un Módulo Fft/Ifft Sobre FPGA Mediante Herramientas a Nivel de Sistemas. Ponencia en Congreso. Congreso Español de Informática. 2007. Actas de las VII Jornadas de Computación Reconfigurable y Aplicaciones - Jcra 2007. 205. 211

Muñoz Rivera, Alejandro, Ostua Aranguena, Enrique, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, et. al.:
Un Ejemplo de Implantación de una Distribución Linux en un SOC Basado en Hardware Libre. Ponencia en Congreso. Congreso Español de Informática. 2007. Actas de las VII Jornadas de Computación Reconfigurable y Aplicaciones - Jcra 2007. 85. 92

Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación de Sopc Basados en el Microprocesador Picoblaze. Demostración en Congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2006

Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, Juan Chico, Jorge, et. al.:
Efficient Design and Implementation on FPGA of a Microblaze Peripheral for Processing Direct Electrical Networks Measurements. Ponencia en Congreso. IEEE Symposium on Industrial Embedded System. Antibes Juan-Les-Pins, France. 2006. Proceedings of First IEEE Symposium on Industrial Embedded Systems. 1. 7

Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación Óptima de Periféricos de DSP con System Generator para Microblaze. Ponencia en Congreso. IBERCHIP. San Jose, Costa Rica. 2006. XII Workshop IBERCHIP. 49. 52

Ostua Aranguena, Enrique, Juan Chico, Jorge, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, et. al.:
A SOC Design Methodology for Leon2 on FPGA. Ponencia en Congreso. IBERCHIP. San Jose, Costa Rica. 2006. XII Workshop IBERCHIP. 242. 245

Álvarez Pozo,Avelino, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Desarrollo en VHDL de un Filtro Digital Genérico Basado en Estructuras Canónicas. Poster en Congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2006

Ostua Aranguena, Enrique, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Entorno de Desarrollo para Soc's Basados en el Microprocesador Leon2. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005. XI Workshop IBERCHIP. 429. 430

Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño, Implementación y Aplicación a SOC del Microprocesador Picoblaze. Comunicación en congreso. Workshop IBERCHIP. Salvador de Bahía, Brasil. 2005. XI Workshop IBERCHIP. 1. 5

Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge:
Halotis- High Accurate Logic Timing Simulator. Comunicación en congreso. Phd Research in Microelectronics and Electronics . Lausanne, Suiza. 2005. Research in Microelectronics and Electronics, 2005 Phd. 217. 220

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Analysis of Internal Power Consumption in Scmos Gates in Submicronic/Nanometric Technologies. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems DCIS 2005 . Lisboa. 2005

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Efficient Design of a Fft/Ifft-64 Module on ASIC. Poster en Congreso. Workshop IBERCHIP. Salvador de Bahía, Brasil. 2005. XI Workshop IBERCHIP. 305. 306

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Algorithms to Get the Maximum Operation Frequency for Skew-Tolerant Clocking Schemes. Comunicación en congreso. Conference on VLSI Circuits and Systems II. Santander (ESPAÑA). 2005

Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño, Implementacion y Aplicacion a SOC del Microprocesador Picoblaze. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Efficient Design of a Fft/Ifft-64 Module on ASIC. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Algorithms to Get the Maximum Operation Frequency for Skew-Tolerant Clocking Schemes. Comunicación en congreso. Microtechnologies for the New Millennium 2005: Photonics Materials, Devices and Applications. Sevilla (España). 2005

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, Ostua Aranguena, Enrique:
Signal Sampling Based Transition Modeling for Digital Gates Characterization. Comunicación en congreso. International Workshop on Power and Timing Modeling, Optimization and Simulations. Isla de Santorini, Grecia. 2004. Proceedings of the 14th International Workshop on Power and Timing Modeling, Optimization and Simulations (PATMOS 2004). 829. 837

Guerrero Martos, David, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Análisis del Comportamiento de la Videoconsola Atari 2600 Como Sistema Digital Real Basado en Microprocesador en el Laboratorio de Electrónica. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -

Núñez, J. L., Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, Ostua Aranguena, Enrique, et. al.:
Seguridad en Internet: Web Spoofing. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -

Franco, E., Montero, F., Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Diseño del Microcontrolador 8051 con Módulo Ensamblador-Generador de ROM en Leguaje VHDL. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -

Jurado, P., Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Adki: un Sistema Web de Adquisición de Datos Bajo Linux. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Four Phase Alternating Latches Clocking Scheme for CMOS Sequential Circuits. Comunicación en congreso. XIX Design of Circuits and Integrated Systems Conference. Burdeos, Francia. 2004. Proceedings of the XIX Conference on Design of Circuits and Integrated Systems, DCIS 2004. 780. 783

Jurado, P., Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Un Sistema Web para la Adquisición de Datos y Control Basado en Gnu/Linux. Comunicación en congreso. Telec 04 International Conference. Santiago de Cuba, Cuba. 2004. Proceedings Telec 04 International Conference. -. -

Franco, E., Montero, F., Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Microcontrolador 8051: Compilador de ROM y Diseño del Micro en VHDL. Comunicación en congreso. Telec 04 International Conference. Santiago de Cuba, Cuba. 2004. Proceedings Telec 04 International Conference. -. -

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Using Sampled Input Signals for Scmos Gates Characterization. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 275. 280

Wilke, G., Güntzel, J. L., Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino:
Computational Delay Models to Estimate the Delay of Floating Cubes in CMOS Circuits. Comunicación en congreso. Power and Timing Modeling, Optimization and Simulation Workshop. 2003. Power and Timing Modeling, Optimization and Simulation. 501. 510

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Internode: Internal Node Logic Computational Model. Comunicación en congreso. Annual Simulation Symposium. Orlando, Estados Unidos. 2003. 36th, Annual Simulation Symposium. 241. 248

Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Barriga Barros, Angel, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación Sobre FPGA de un Microprocesador Empotrable en SOC de Control. Comunicación en congreso. Jornadas de Computacion Reconfigurable y Aplicaciones. 2003. III Jornadas de Computación Reconfigurable & Aplicaciones. 385. 392

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino:
Estimation of Floating Cube Delay Using Transistor Path Computational Delay Models for CMOS Circuits. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 95. 99

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Fernandes, J. R., Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Delay Degradation Effect in Current Balanced Logic Cells. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 163. 165

Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Barriga Barros, Angel, Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, et. al.:
Diseño e Implementación Sobre FPGA de un Microprocesador Empotrable en SOC de Control. Comunicación en congreso. Seminario Anual de Automatica, Electronica Industrial e Instrumentacion 2003. Vigo, España. 2003. Seminario Anual de Automática, Electrónica Industrial e Instrumentación 2003. ---. ---

Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Diseño Eficiente de un Módulo Fft/Ifft-64 Sobre FPGA. Comunicación en congreso. Jornadas de Computacion Reconfigurable y Aplicaciones. 2003. Computación Reconfigurable & FPGAS : III Jornadas de Computación Reconfigurable y Aplicaciones. Jcra 2003. 107. 113

Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David:
Integration of a Characterization Method for Normal Propagation Delay Into AUTODDM. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Santander, Spain. 2002. Dcis2002 : Procceidings of the XVII, Conference on Design of Circuits and Integrated Systems. 93. 97

Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Millan Calderon, Alejandro:
Two Phase Alternating Latches Clocking Scheme for CMOS Sequential Circuits. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Santander, Spain. 2002. Dcis2002 : Procceidings of the XVII, Conference on Design of Circuits and Integrated Systems. 159. 162

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Guerrero Martos, David:
Efficient and Fast Current Curve Estimation of CMOS Digital Circuits At the Logic Level. Comunicación en congreso. Power and Timing Modeling, Optimization and Simulation Workshop. 2002. Patmos'2002. 400. 408

Baena Oliva, Maria Carmen, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Jimenez Fernandez, Carlos Jesus, et. al.:
Measurement of the Switching Activity of CMOS Ditial Circuits At the Gate Level. Comunicación en congreso. Power and Timing Modeling, Optimization and Simulation Workshop. 2002. Patmos'2002. 353. 362

Ruiz de Clavijo Vazquez, Paulino, Millan Calderon, Alejandro:
Sistema de Control de Grupos de Prácticas. Aplicación al ámbito docente del Departamento de Tecnología Electrónica de la Universidad de Sevilla. Ponencia en Congreso. V Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. LUGAR DE CELEBRACIÓN (*) Las Plamas de Gran Canaria. 2002

Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Baena Oliva, Maria Carmen:
Iss: Interactive Simulation System. Comunicación en congreso. Proc. Design Circuits and Integrated Systems Conference. Oporto. 2001. DCIS Conference 2001. 410. 413

Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Acosta Jimenez, Antonio Jose, Valencia Barrero, Manuel:
Gate-Level Simulation of CMOS Circuits Using the IDDM Model. Comunicación en congreso. IEEE International Symposium on Circuits and Systems. Sydney. 2001. ISCAS Symposium 2001. 483. 486

Baena Oliva, Maria Carmen, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Jimenez Fernandez, Carlos Jesus, et. al.:
Simulation-Driven Switching Activity Evaluation of CMOS Digital Circuits. Comunicación en congreso. Proc. Design Circuits and Integrated Systems Conference. Oporto. 2001. DCIS Conference 2001. 608. 612

Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Acosta Jimenez, Antonio Jose, Valencia Barrero, Manuel:
Halotis: High Accuracy Logic Timing Simulator With Inertial and Degradation Delay Model. Comunicación en congreso. Design, Automation and Test in Europe Conference. Munich. 2001. Date Conference 2001. 467. 468

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Baena Oliva, Maria Carmen, Valencia Barrero, Manuel:
AUTODDM: Automatic Characterization Tool for the Delay Degradation Model. Comunicación en congreso. International Conference on Electronics, Circuits and Systems. Malta. 2001. Icecs Conference 2001. 1631. 1634

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Jimenez Fernandez, Carlos Jesus, Baena Oliva, Maria Carmen, et. al.:
Logic-Timing Simulation Using the Degradation Delay Model. Comunicación en congreso. International Workshop on Logic & Synthesis. Granlibakken, California. 2001. Iwls'2001. 237. 242

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Baena Oliva, Maria Carmen, Valencia Barrero, Manuel:
DDM Characterization Methology and Automation. Comunicación en congreso. Power and Timing Modeling, Optimization and Simulation Workshop. Yberdon-Les-Bains, Suiza. 2001. Patmos'2001. 5.2.1. 5.2.10

Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Barriga Barros, Angel:
Aplicacion de Alliance al Diseño de Circuitos Digitales VLSI. Comunicación en congreso. International Conference Telec. Santiago de Cuba. 2000. Telec2000. 1. 5

Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Acosta Jimenez, Antonio Jose:
Concepcion de un Microprocesador: de la Especificacion a la Realizacion. Comunicación en congreso. Congreso de Tecnologías Aplicadas a al Enseñanza de la Electrónica, Taee 00. 2000

Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Acosta Jimenez, Antonio Jose, Valencia Barrero, Manuel:
Inertial and Degradation Delay Model for CMOS Logic Gates. Comunicación en congreso. IEEE International Symposium on Circuits and Systems. Ginebra, Suiza. 2000. Iscas'2000. 459. 462

Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Acosta Jimenez, Antonio Jose, Valencia Barrero, Manuel:
Degradation Delay Model Extension to CMOS Gates. Comunicación en congreso. International Workshop on Power and Timing Modelling, Optimization and Simulation. Kos, Grecia. 2000. Patmos'2000. 149. 158

Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Acosta Jimenez, Antonio Jose, Valencia Barrero, Manuel:
Gate-Level Modeling of the Delay Degradation Effect. Comunicación en congreso. Design of Integrated Circuits and Systems DCIS 2000. Montpellier, Francia. 2000. Dcis'2000. 537. 542

Ruiz de Clavijo Vazquez, Paulino:
Efficient Design of a Fft/Ifft-64 Module on ASIC. Comunicación en congreso

Patentes:


Guerrero Martos, David, Muñoz Rivera, Alejandro, Viejo Cortés, Julián, Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, et. al.:
Circuito electrónico digital para el cálculo de senos y cosenos de múltiplos de un ángulo. Derechos conexos. Solicitud: 2016-10-10

Vicerrectorado de Investigación. Universidad de Sevilla. Pabellón de Brasil. Paseo de las Delicias s/n. Sevilla