Ficha personal - David Guerrero Martos
David Guerrero Martos
Perfil en ORCID: 0000-0002-1207-0335
Perfil en WOS: I-2830-2015
Perfil en Scopus: 22734099700
Grupo de Investigación: Investigación y Desarrollo Digital
Departamento/Unidad: Tecnología Electrónica
Situación profesional: Profesor Contratado Doctor
Participa en los siguientes proyectos/ayudas en la US:
- Proyecto de investigación:
- Sistemas de Inicio Avanzados y Sincronización Temporal de Alta Precisión para Iot (TIN2017-89951-P - Equipo de Investigación)
- Red IntelIgeNte de fácil desplieGue para la vida independiente de nuestros mayores (RIING) (IPT-2012-0645-300000 - Investigador)
- Optimización de Sistemas Empotrados de Altas Prestaciones (TEC2011-27936 - Investigador)
- SEPIC, Sistemas empotrados para infraestructuras críticas (TSI-020100-2008-258 - Investigador)
- HIPER: Técnicas de altas prestaciones para la verificación y diseño de circuitos digitales CMOS VLSI (TEC2007-61802 - Investigador)
- Sistemas Empotrados Abiertos de Unidades Terminales para Sistemas de Control Industrial (EXC/2005/TIC-1023 - Otro Investigador)
- Diseño de sistemas digitales micro-nanoelectrónicos de altas prestaciones (EXC/2005/TIC-635 - Otro Investigador)
- Contrato con empresas (Arts. 68/83 LOU):
- USECHIP: CÁTEDRA EN MICROELECTRÓNICA DE LA UNIVERSIDAD DE SEVILLA (TSI-069100-2023-001 - Investigador)
- Ayuda a la investigación:
- Incentivo al Grupo de Investigación TIC-204 (2017/TIC-204 - Investigador)
- Incentivo al Grupo de Investigación TIC-204 (2011/TIC-204 - Investigador)
- Incentivo al Grupo de Investigación TIC-204 (2010/TIC-204 - Investigador)
- Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2009/TIC-204 - Investigador)
- HAVOC (Hardware Vorbis CODEC): desarrollo e implementación hardware de sistemas de codificación/descodificación de audio digital en tiempo real basada en el formato abierto vorbis para aplicaciones de electrónica de consumo (OTRI/08-FCIE41 - Investigador)
- HardTIME: diseño de hardware de clientes y servidores de hora para aplicaciones de sincronismo de alta precisión (OTRI/08-FCIE45 - Investigador)
- Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2008/TIC-204 - Investigador)
- Ayuda a la Consolidación del Grupo de Investigación TIC-204 (2007/TIC-204 - Investigador)
Cobertura de la base de datos de proyectos, véase aqui
Publicaciones:
Libros
Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Baena Oliva, Maria Carmen, Guerrero Martos, David, Millan Calderon, Alejandro, et. al.:Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9
Capítulos en Libros
Ostua Aranguena, Enrique, Muñoz Rivera, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, et. al.:Open Development Platform for Embedded Systems. Pag. 311-324. En: Grid Computing - Technology and Applications, Widespread Coverage and New Horizons. Intech. 2012. ISBN 978-953-51-0604-3
Bellido Diaz, Manuel Jesus, Guerrero Martos, David:
Degradation and Inertial Effects. Pag. 47-47. En: Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9
Bellido Diaz, Manuel Jesus, Guerrero Martos, David:
Delay Models: Evolution and Trends. Pag. 23-27. En: Logic-Timing Simulation and the Degradation Delay Model. Ed. 1. London. Imperial College Press. 2005. ISBN 1-86094-589-9
Barbancho Concejero, Julio, Guerrero Martos, David, Jimenez Fernandez, Carlos Jesus, Valencia Barrero, Manuel:
Formación de Profesores Noveles en Tecnología Electrónica: una Primera Aproximación. Vol. 1. Pag. 75-84. En: La Formación del Profesorado Universitario : Programa de Equipos Docentes de la Universidad de Sevilla Curso 2003-2004. Santander (ESPAÑA). Instituto de Ciencias de la Educacion de la Universidad de Sevilla. 2005. ISBN 84-86849-37-3
Publicaciones en Revistas
Cano, Germán, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Viejo Cortés, Julián, et. al.:Embedded LUKS (E-LUKS): a hardware solution to IoT security. En: Electronics. 2021. Vol. 10. Núm. 23. 10.3390/electronics10233036
Cano, Germán, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Viejo Cortés, Julián, et. al.:
An Integrated Digital System Design Framework with On-Chip Functional Verification and Performance Evaluation. En: IEEE Access. 2021. Vol. 9. Pag. 161383-161394. 10.1109/Access.2021.3132188
Guerrero Martos, David, Cano, Germán, Juan Chico, Jorge, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, et. al.:
Address-encoded byte order. En: Microprocessors and Microsystems. 2020. Vol. 78. https://doi.org/10.1016/j.micpro.2020.103268
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, et. al.:
Using the complement of the cosine to compute trigonometric functions. En: Eurasip Journal on Advances in Signal Processing. 2020. https://doi.org/10.1186/s13634-020-00692-5
Viejo Cortés, Julián, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
High-Performance Time Server Core for FPGA System-on-Chip. En: Electronics. 2019. Vol. 8. Núm. 5. 10.3390/electronics8050528
Ruiz de Clavijo Vazquez, Paulino, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan, J., Viejo Cortés, Julián, et. al.:
Minimalistic SDHC-SPI hardware reader module for boot loader applications. En: Microelectronics Journal. 2017. Vol. 67. Pag. 32-37. 10.1016/j.mejo.2017.07.007
Ruiz de Clavijo Vazquez, Paulino, Ostua Aranguena, Enrique, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, et. al.:
NanoFS: a hardware-oriented file system. En: Electronics Letters. 2013. Vol. 49. Núm. 19. Pag. 1216-1218. 10.1049/El.2013.1961
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Studying the Viability of Static Complementary Metal-Oxide-Semiconductor Gates with a Large Number of Inputs When Using Separate Transistor Wells. En: Journal of low power electronics. 2011. Vol. 7. Núm. 3. Pag. 444-452. 10.1166/jolpe.2011.1145
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Comprehensive Analysis on the Internal Power Dissipation of Static CMOS Cells in Ultra-Deep Sub-Micron Technologies. En: Journal of low power electronics. 2010. Vol. 6. Núm. 1. Pag. 93-102
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Power Dissipation Associated to Internal Effect Transitions in Static CMOS Gates. En: Lecture Notes in Computer Science. 2009. Vol. 5349. Pag. 389-398
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Improving the Performance of Static CMOS Gates by Using Independent Bodies. En: Journal of low power electronics. 2007. Vol. 3. Núm. 1. Pag. 70-77
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Static Power Consumption of CMOS Gates Using Independent Bodies. En: Lecture Notes in Computer Science. 2007. Vol. 4644/2007. Pag. 404-412
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Automated Performance Evaluation of Skew-Tolerant Clocking Schemes. En: International Journal of Electronics. 2006. Vol. 93. Núm. 12. Pag. 819-842
Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David, et. al.:
Accurate Logic-Level Current Estimation for Digital CMOS Circuits. En: Journal of low power electronics. 2006. Vol. 2. Núm. 1. Pag. 87-94
Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David, et. al.:
Meeting-Abstract: Logic-Level Fast Current Simulation for Digital CMOS Circuits. En: Lecture Notes in Computer Science. 2005. Vol. 3728. Pag. 425-435
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Application of Internode Model to Global Power Consumption Estimation in Scmos Gates. En: Lecture Notes in Computer Science. 2005. Vol. 3728. Pag. 337-347
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Signal Sampling Based Transition Modeling for Digital Gates Characterization. En: Lecture Notes in Computer Science. 2004. Vol. 3254. Pag. 829-837
Guerrero Martos, David, Wilke, G., Güntzel, J. L., Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, et. al.:
Computational Delay Models to Estimate the Delay of Floating Cubes in CMOS Circuits. En: Lecture Notes in Computer Science. 2003. Vol. 2799. Pag. 501-510
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David:
Characterization of Normal Propagation Delay for Delay Degradation Model (DDM). En: Lecture Notes in Computer Science. 2002. Vol. 2451. Pag. 477-486
Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Guerrero Martos, David:
Efficient and Fast Current Curve Estimation of CMOS Digital Circuits At the Logic Level. En: Lecture Notes in Computer Science. 2002. Vol. 2451. Pag. 400-408. 10.1007/3-540-45716-X_40
Libros de Actas
Guerrero Martos, David:Methodology Updating Experience In Basic Digital Electronics Teaching
Aportaciones a Congresos
Millan Calderon, Alejandro, Viejo Cortés, Julián, Quirós Carmona, Juan, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, et. al.:Building a basic membrane computer. Comunicación en congreso. 14th Brainstorming Week on Membrane Computing. 2016
Villar de Ossorno, José Ignacio, Juan, Jorge, Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián:
evercodeML: a formal language for SoC integration. Comunicación en congreso. The 2015 Electronic System Level Synthesis Conference. San Francisco, CA, USA. 2015
Ruiz de Clavijo Vazquez, Paulino, J. Juan, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, et. al.:
Metodología PBL en modo colaborativo aplicada al diseño de un SoC. Comunicación en congreso. XII Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica. Sevilla, España. 2014
Ruiz Páez, Jonathan, Guerrero Martos, David, Gómez González, Isabel María, Viejo Cortés, Julián:
Implementación de un procesador académico simple así como de un entorno de programación y depuración para el mismo. Ponencia en Congreso. Congreso de Tecnologías Aplicadas en la enseñanza de la electrónica. Vigo. 2012
Ruiz Páez, Jonathan, Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, Viejo Cortés, Julián, et. al.:
Diseño e implementación de un controlador domótico reconfigurable basado en hardware y software libre. Ponencia en Congreso. XII Jornadas de Computación Reconfigurable y Aplicaciones. 2012
Ruiz Paez, Jonathan, Guerrero Martos, David, Gómez González, Isabel María, Viejo Cortés, Julián:
Implementation of a hardware and software framework for a simple academic processor. Comunicación en congreso. 2012 Technologies Applied to Electronics Teaching. Vigo, España. 2012
Juan Chico, Jorge, Ostua Aranguena, Enrique, Guerrero Martos, David:
Methodology Updating Experience in Basic Digital Electronics Teaching. Comunicación en congreso. 2012 Technologies Applied to Electronics Teaching. Vigo, España. 2012
Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, Guerrero Martos, David, et. al.:
Python as a Hardware Description Language: A Case Study. Ponencia en Congreso. 7th Southern Conference on Programmable Logic (SPL). 2011
Quirós Carmona, Juan, Viejo Cortés, Julián, Millan Calderon, Alejandro, Muñoz Rivera, Alejandro, Villar de Ossorno, José Ignacio, et. al.:
Implementation of a Configuration Server for a Hardware Sntp Synchronization Platform Based on FPGA. Comunicación en congreso. 7th Southern Conference on Programmable Logic. Córdoba, Argentina. 2011. Proc. 7th Southern Conference on Programmable Logic (Spl). 239. 244
Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, Juan Chico, Jorge, et. al.:
DSP Peripheral on FPGA for Electrical Networks Measurements. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Zaragoza. 2009. XXI Conference on Design of Circuits and Integrated Systems. 33. 33
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Performance Analysis of Bulk-CMOS Gates Using Separated Wells. Comunicación en congreso. Workshop IBERCHIP. Buenos Aires, Argentina. 2009. Actas XV Workshop IBERCHIP. 54. 59
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Delay and Power Consumption of Static Bulk-CMOS Gates Using Independent Bodies. Comunicación en congreso. Dtis. Cairo, Egipto. 2009. Actas Dtis 2009. 191. 196
Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, Millan Calderon, Alejandro, Muñoz Rivera, Alejandro, et. al.:
Aplicación de Picoblaze Como Emulador/Receptor de un GPS en el Diseño Hardware de un Cliente/Servidor Sntp. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 193. 202
Villar de Ossorno, José Ignacio, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Usando Python Como HDL: Estudio Comparativo de Resultados Basado en el Desarrollo de un Periférico Real. Comunicación en congreso. Jornadas de Computación Reconfigurable y Aplicaciones. Alcalá de Henares (España). 2009. Actas IX Jornadas de Computación Reconfigurable y Aplicaciones (Jcra 2009). 33. 42
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge:
CMOS Digital Design Techniques for Low Power and High Speed. Poster en Congreso. Date Conference. Munich, Alemania. 2008. Phd Forum. 0. 0
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, et. al.:
Using Independent Bodies in Bulk-CMOS Gates. Poster en Congreso. Cool Chips. Yokohama. 2008. Cool Chips XI Proceedings. 121. 121
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Delay and Power Consumption of Static Bulk-CMOS Gates Using Independent Bodies. Comunicación en congreso. Faible Tension Faible Consommation. Louvain-la-Neuve, Bélgica. 2008. Faible Tension Faible Consommation. 105. 110
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Internal Power Dissipation of Static CMOS Gates in Udsm Technologies. Poster en Congreso. Cool Chips. Yokohama. 2008. Cool Chips XI Proceedings. 127. 127
Viejo Cortés, Julián, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Millan Calderon, Alejandro, et. al.:
Design and Implementation of a Sntp Client on FPGA. Comunicación en congreso. International Symposium on Industrial Electronics. Cambridge, Reino Unido. 2008. Isie 2008. International Symposium on Industrial Electronics. 1971. 1975
Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, et. al.:
La Primera Experiencia en el Diseño de Sistemas Digitales Sobre FPGAS. Comunicación en congreso. Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2008. Congreso de Tecnología Aplicada a la Enseñanza de la Electrónica Taee08. 161. 161
Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Guerrero Martos, David, Juan Chico, Jorge, et. al.:
Metodología de Diseño de SOC Basada en Openrisc Sobre FPGA con Cores y Herramientas Libres. Poster en Congreso. VIII Jornadas de Computación Reconfigurable y Aplicaciones . 2008. Actas de las VIII Jornadas de Computación Reconfigurable y Aplicaciones. 247. 256
Villar de Ossorno, José Ignacio, Bellido Diaz, Manuel Jesus, Ostua Aranguena, Enrique, Guerrero Martos, David, Juan Chico, Jorge, et. al.:
Metodología de Diseño SOC con Openrisc Sobre FPGA. Comunicación en congreso. International Conference on Telecommunications, Electronics and Control. Santiago de Cuba (Cuba). 2008. Proceedings 5th International Conference on Telecommunications, Electronics and Control (Telec). 1. 8
Muñoz Rivera, Alejandro, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Juan Chico, Jorge, et. al.:
Building a SOC for Industrial Applications Based on Leon Microprocessor and a Gnu/Linux Distribution. Ponencia en Congreso. International Symposium on Industrial Electronics. Cambridge, Reino Unido. 2008. Isie 2008. International Symposium on Industrial Electronics. 1727. 1732
Muñoz Rivera, Alejandro, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Viejo Cortés, Julián, Ostua Aranguena, Enrique, et. al.:
Desarrollo de una Interfaz Rs-232 para el Manejo de un Coche de Radiocontrol desde el PC. Demostración en Congreso. Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2008. Congreso de Tecnología Aplicada a la Enseñanza de la Electrónica Taee08. 119. 119
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Millan Calderon, Alejandro, et. al.:
Síntesis Lógica Automatizada para Esquemas de Temporización de Latches Alternantes. Comunicación en congreso. Workshop IBERCHIP. Lima, Perú. 2007. XIII Workshop IBERCHIP ( Año: 2007, Difusión: Internacional ). 349. 350
Muñoz Rivera, Alejandro, Ostua Aranguena, Enrique, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Viejo Cortés, Julián, et. al.:
Un Ejemplo de Implantación de una Distribución Linux en un SOC Basado en Hardware Libre. Ponencia en Congreso. Congreso Español de Informática. 2007. Actas de las VII Jornadas de Computación Reconfigurable y Aplicaciones - Jcra 2007. 85. 92
Viejo Cortés, Julián, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Evaluación de Metodologías para la Implementación de un Módulo Fft/Ifft Sobre FPGA Mediante Herramientas a Nivel de Sistemas. Ponencia en Congreso. Congreso Español de Informática. 2007. Actas de las VII Jornadas de Computación Reconfigurable y Aplicaciones - Jcra 2007. 205. 211
Viejo Cortés, Julián, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Design of a Fft/Ifft Module As an IP Core Suitable for Embedded Systems. Poster en Congreso. IEEE Symposium on Industrial Embedded Systems. Costa da Caparica, Lisbon, Portugal. 2007. Proceedings of Second IEEE Symposium on Industrial Embedded Systems. 337. 340
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
The Effect of Using Separated Bodies Over Static Power Consumption in Static Bulk-CMOS Gatest. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. 2007. Proceedings of the XXII Conference on Design of Circuits and Integrated Systems. 181. 185
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Automatic Logic Synthesis for Parallel Alternating Latches Clocking Schemes. Poster en Congreso. VLSI Circuits and Systems Conference SPIE 2007. Maspalomas, España. 2007. VLSI Circuits and Systems Conference SPIE 2007. -. -
Ostua Aranguena, Enrique, Juan Chico, Jorge, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Guerrero Martos, David, et. al.:
A SOC Design Methodology for Leon2 on FPGA. Ponencia en Congreso. IBERCHIP. San Jose, Costa Rica. 2006. XII Workshop IBERCHIP. 242. 245
Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación Óptima de Periféricos de DSP con System Generator para Microblaze. Ponencia en Congreso. IBERCHIP. San Jose, Costa Rica. 2006. XII Workshop IBERCHIP. 49. 52
Álvarez Pozo,Avelino, Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Desarrollo en VHDL de un Filtro Digital Genérico Basado en Estructuras Canónicas. Poster en Congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2006
Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación de Sopc Basados en el Microprocesador Picoblaze. Demostración en Congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2006
Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, Ostua Aranguena, Enrique, Juan Chico, Jorge, et. al.:
Efficient Design and Implementation on FPGA of a Microblaze Peripheral for Processing Direct Electrical Networks Measurements. Ponencia en Congreso. IEEE Symposium on Industrial Embedded System. Antibes Juan-Les-Pins, France. 2006. Proceedings of First IEEE Symposium on Industrial Embedded Systems. 1. 7
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Algorithms to Get the Maximum Operation Frequency for Skew-Tolerant Clocking Schemes. Comunicación en congreso. Microtechnologies for the New Millennium 2005: Photonics Materials, Devices and Applications. Sevilla (España). 2005
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Efficient Design of a Fft/Ifft-64 Module on ASIC. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005
Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño, Implementacion y Aplicacion a SOC del Microprocesador Picoblaze. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Algorithms to Get the Maximum Operation Frequency for Skew-Tolerant Clocking Schemes. Comunicación en congreso. Conference on VLSI Circuits and Systems II. Santander (ESPAÑA). 2005
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Efficient Design of a Fft/Ifft-64 Module on ASIC. Poster en Congreso. Workshop IBERCHIP. Salvador de Bahía, Brasil. 2005. XI Workshop IBERCHIP. 305. 306
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Analysis of Internal Power Consumption in Scmos Gates in Submicronic/Nanometric Technologies. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems DCIS 2005 . Lisboa. 2005
Ostua Aranguena, Enrique, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Entorno de Desarrollo para Soc's Basados en el Microprocesador Leon2. Comunicación en congreso. 11th IBERCHIP Workshop. Salvador de Bahia, Brasil. 2005. XI Workshop IBERCHIP. 429. 430
Viejo Cortés, Julián, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Diseño, Implementación y Aplicación a SOC del Microprocesador Picoblaze. Comunicación en congreso. Workshop IBERCHIP. Salvador de Bahía, Brasil. 2005. XI Workshop IBERCHIP. 1. 5
Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, Ostua Aranguena, Enrique:
Signal Sampling Based Transition Modeling for Digital Gates Characterization. Comunicación en congreso. International Workshop on Power and Timing Modeling, Optimization and Simulations. Isla de Santorini, Grecia. 2004. Proceedings of the 14th International Workshop on Power and Timing Modeling, Optimization and Simulations (PATMOS 2004). 829. 837
Franco, E., Montero, F., Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Microcontrolador 8051: Compilador de ROM y Diseño del Micro en VHDL. Comunicación en congreso. Telec 04 International Conference. Santiago de Cuba, Cuba. 2004. Proceedings Telec 04 International Conference. -. -
Jurado, P., Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Un Sistema Web para la Adquisición de Datos y Control Basado en Gnu/Linux. Comunicación en congreso. Telec 04 International Conference. Santiago de Cuba, Cuba. 2004. Proceedings Telec 04 International Conference. -. -
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Four Phase Alternating Latches Clocking Scheme for CMOS Sequential Circuits. Comunicación en congreso. XIX Design of Circuits and Integrated Systems Conference. Burdeos, Francia. 2004. Proceedings of the XIX Conference on Design of Circuits and Integrated Systems, DCIS 2004. 780. 783
Guerrero Martos, David, Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, et. al.:
Análisis del Comportamiento de la Videoconsola Atari 2600 Como Sistema Digital Real Basado en Microprocesador en el Laboratorio de Electrónica. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -
Franco, E., Montero, F., Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Diseño del Microcontrolador 8051 con Módulo Ensamblador-Generador de ROM en Leguaje VHDL. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -
Jurado, P., Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Adki: un Sistema Web de Adquisición de Datos Bajo Linux. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -
Núñez, J. L., Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, Ostua Aranguena, Enrique, et. al.:
Seguridad en Internet: Web Spoofing. Comunicación en congreso. Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica. 2004. VI Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica - Taee 2004. -. -
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Diseño Eficiente de un Módulo Fft/Ifft-64 Sobre FPGA. Comunicación en congreso. Jornadas de Computacion Reconfigurable y Aplicaciones. 2003. Computación Reconfigurable & FPGAS : III Jornadas de Computación Reconfigurable y Aplicaciones. Jcra 2003. 107. 113
Millan Calderon, Alejandro, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Guerrero Martos, David, Ruiz de Clavijo Vazquez, Paulino, et. al.:
Internode: Internal Node Logic Computational Model. Comunicación en congreso. Annual Simulation Symposium. Orlando, Estados Unidos. 2003. 36th, Annual Simulation Symposium. 241. 248
Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Barriga Barros, Angel, Millan Calderon, Alejandro, et. al.:
Diseño e Implementación Sobre FPGA de un Microprocesador Empotrable en SOC de Control. Comunicación en congreso. Jornadas de Computacion Reconfigurable y Aplicaciones. 2003. III Jornadas de Computación Reconfigurable & Aplicaciones. 385. 392
Ostua Aranguena, Enrique, Bellido Diaz, Manuel Jesus, Barriga Barros, Angel, Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, et. al.:
Diseño e Implementación Sobre FPGA de un Microprocesador Empotrable en SOC de Control. Comunicación en congreso. Seminario Anual de Automatica, Electronica Industrial e Instrumentacion 2003. Vigo, España. 2003. Seminario Anual de Automática, Electrónica Industrial e Instrumentación 2003. ---. ---
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David, et. al.:
Using Sampled Input Signals for Scmos Gates Characterization. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 275. 280
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Millan Calderon, Alejandro, Ruiz de Clavijo Vazquez, Paulino:
Estimation of Floating Cube Delay Using Transistor Path Computational Delay Models for CMOS Circuits. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 95. 99
Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Fernandes, J. R., Bellido Diaz, Manuel Jesus, Millan Calderon, Alejandro, et. al.:
Delay Degradation Effect in Current Balanced Logic Cells. Comunicación en congreso. Design of Circuits and Integrated Systems Conference. Ciudad Real, España. 2003. XVIII Design of Circuits and Integrated Systems Conference. 163. 165
Guerrero Martos, David, Bellido Diaz, Manuel Jesus, Juan Chico, Jorge, Ruiz de Clavijo Vazquez, Paulino, Millan Calderon, Alejandro:
Two Phase Alternating Latches Clocking Scheme for CMOS Sequential Circuits. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Santander, Spain. 2002. Dcis2002 : Procceidings of the XVII, Conference on Design of Circuits and Integrated Systems. 159. 162
Millan Calderon, Alejandro, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Ruiz de Clavijo Vazquez, Paulino, Guerrero Martos, David:
Integration of a Characterization Method for Normal Propagation Delay Into AUTODDM. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. Santander, Spain. 2002. Dcis2002 : Procceidings of the XVII, Conference on Design of Circuits and Integrated Systems. 93. 97
Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, Guerrero Martos, David:
Efficient and Fast Current Curve Estimation of CMOS Digital Circuits At the Logic Level. Comunicación en congreso. Power and Timing Modeling, Optimization and Simulation Workshop. 2002. Patmos'2002. 400. 408
Juan Chico, Jorge, Ostua Aranguena, Enrique, Guerrero Martos, David:
Experiencia de renovación metodológica en la enseñanza de la electrónica digital básica. Comunicación en congreso
León de Mora, Carlos, Guerrero Martos, David:
Moderador de una Sesión en el Congreso Taee-96. Conferencia Congreso no publicada
Patentes:
Guerrero Martos, David, Millan Calderon, Alejandro, Juan Chico, Jorge, Viejo Cortés, Julián, Bellido Diaz, Manuel Jesus, et. al.:
Dispositivo Electrónico Calculador de Funciones Trigonométricas y Usos del Mismo. Patente de invención, Propiedad industrial. Solicitud: 2018-11-22
Guerrero Martos, David, Viejo Cortés, Julián, Ruiz de Clavijo Vazquez, Paulino, Juan Chico, Jorge, Bellido Diaz, Manuel Jesus, et. al.:
Circuito electrónico digital para el cálculo de senos y cosenos de múltiplos de un ángulo. Derechos conexos. Solicitud: 2016-10-10
Vicerrectorado de Investigación. Universidad de Sevilla.
Pabellón de Brasil. Paseo de las Delicias s/n. Sevilla